### 10 Cuestiones de TEORÍA (6 puntos) . Puntuación: BIEN +0.6 ptos., MAL -0.15 ptos, N.C 0

- 1. Se pretende conectar la salida de una puerta de la familia A alimentada a 9V, con una entrada de otra puerta de la familia B alimentada a 5V. A partir de las especificaciones de las familias A y B indicadas en las tablas adjuntas y considerando que el circuito A tiene salida estándar, se puede afirmar que:
- [A] Se pueden conectar directamente.
- [B] Se necesita una resistencia de pull-up conectada entre la salida y 9V.
- [C] Se necesita una resistencia de pull-up conectada entre la salida y 5V.
- [D] Se necesita intercalar un buffer drenador abierto de la familia A con una resistencia de pull-up conectada entre la salida del buffer y 5V.

| Familia A                                       |                                                           |       |       |  |  |  |
|-------------------------------------------------|-----------------------------------------------------------|-------|-------|--|--|--|
| $V_{IHmin}$ $V_{ILmax}$ $V_{OHmin}$ $V_{OLmax}$ |                                                           |       |       |  |  |  |
| 6.3 V                                           | 2.7 V                                                     | 8.9 V | 0.1 V |  |  |  |
| I <sub>IHmax</sub>                              | ax I <sub>ILmax</sub> I <sub>OHmax</sub> I <sub>OLn</sub> |       |       |  |  |  |
| 20pA -20pA -0.5 mA 0.5 n                        |                                                           |       |       |  |  |  |

| Familia B          |                    |                    |                    |  |  |
|--------------------|--------------------|--------------------|--------------------|--|--|
| $V_{IHmin}$        | $V_{ILmax}$        | $V_{OHmin}$        | $V_{OLmax}$        |  |  |
| 2.0 V              | 0.8 V              | 2.4 V              | 0.4 V              |  |  |
| I <sub>IHmax</sub> | I <sub>ILmax</sub> | I <sub>OHmax</sub> | I <sub>OLmax</sub> |  |  |
| 40μΑ               | -1.6 mA            | -400μA             | 16 mA              |  |  |

- 2. Se pretende conectar la salida de una puerta con dos entradas de la misma familia lógica junto con un circuito LED tal y como aparece en la figura. Los parámetros de la familia aparecen en la tabla y se trata de puertas con salida estándar.  $R=100\Omega$  y  $V\gamma=1.5V$ . ¿Cuál de las siguientes afirmaciones es CORRECTA?:
- [A] No es posible la conexión a nivel bajo.
- [B] Es correcta pues el fan-out global de la familia es 7 y sólo hay dos entradas conectadas.
- [C] La conexión no es posible pues a nivel alto no se cumplen las especificaciones de corriente de salida.
- [D] La conexión es correcta tanto a nivel bajo como a nivel alto pues se cumplen todas las especificaciones.



| $V_{IHmin}$        | $V_{ILmax}$        | $V_{OHmin}$ | $V_{OLmax}$        |  |
|--------------------|--------------------|-------------|--------------------|--|
| 2.5V               | 0.8 V              | 3 V         | 0.2 V              |  |
| _                  | _                  |             |                    |  |
| I <sub>IHmax</sub> | I <sub>ILmax</sub> | $I_{OHmax}$ | I <sub>OLmax</sub> |  |

3. Se quiere conectar una salida TTL en colector abierto con una entrada de circuito lógico CMOS alimentado a +15V. Indique la respuesta CORRECTA:

| Familia A (TTL colector abierto) |                            |       |  |  |  |
|----------------------------------|----------------------------|-------|--|--|--|
| $V_{OLmax}$                      | I <sub>OHmax</sub> (fugas) |       |  |  |  |
| 0.4 V                            | 100 μΑ                     | 24 mA |  |  |  |

| Familia B (CMOS +15V) |                                             |        |                    |  |
|-----------------------|---------------------------------------------|--------|--------------------|--|
| V <sub>IHmin</sub>    | min V <sub>ILmax</sub> I <sub>IHmax</sub> I |        | I <sub>ILmax</sub> |  |
| 11 V                  | 4 V                                         | 0.1 μΑ | -0.1 μΑ            |  |

- [A] Se pueden conectar directamente.
- [B] Es necesario conectar una resistencia de pull-up entre la salida y la alimentación de +15V. El valor de la resistencia debe estar comprendido entre  $0.6K\Omega$  y  $40K\Omega$ .
- [C] Es necesario poner un buffer TTL en la salida para compatibilizar la corriente a nivel bajo.
- [D] Es necesario conectar una resistencia de pull-up entre la salida y la alimentación de +15V. El valor de la resistencia debe estar comprendido entre  $2K\Omega$  y  $40K\Omega$ .

- 4. Acerca de las tecnologías de las familias lógicas, podemos afirmar que:
- [A] Las tecnologías más empleadas en computadores actuales están basadas en transistores MOSFET.
- [B] El valor lógico "0" se asocia con un único valor de tensión.
- [C] Cuanto menor margen de ruido tiene una familia lógica mejor es ésta.
- [D] Es posible conectar una salida triestate con una salida colector abierto.
- 5. Suponga que se conecta una **salida CMOS (+5V)** con una **entrada TTL**. Los niveles lógicos son los que aparecen en la figura adjunta. Indique la afirmación CORRECTA:
- [A] Los niveles lógicos son compatibles y el margen de ruido global es 2.04V
- [B] Hay incompatibilidad en el "0".
- [C] Hay incompatibilidad en el "1".
- [D] Los niveles lógicos son compatibles y el margen de ruido global es 0.3V





- 6. ¿Cuál de las siguientes afirmaciones sobre el transistor Mosfet de acumulación de canal N es FALSA?
- [A] Su nombre es el acrónimo de Metal-Oxide-Semiconductor Field Effect Transistor.
- [B] En un NMOS, basta con poner una tensión  $V_{GS} > V_T$  para que circule corriente desde el drenador hasta la fuente.
- [C] En la zona lineal, con V<sub>DS</sub> pequeñas, se comporta como una resistencia variable, cuyo valor depende de V<sub>GS</sub>
- [D] Una vez creado el canal con  $V_{GS}$ >  $V_T$ , al aumentar la  $V_{DS}$  aumenta la  $I_{DS}$  hasta que se llega a la corriente de saturación, que se mantendrá aproximadamente constante aunque aumente  $V_{DS}$ .
- 7. Para el circuito con diodos de la figura y suponiendo que A = "0" (0V) y B = "1" (5V) señale la afirmación VERDADERA, considerando  $V_v = 0.7V$  para ambos diodos:
- [A]  $V_{AK} = -4.3V$  para el diodo de la entrada B.
- [B] Se trata de una puerta OR de dos entradas.
- [C] La tensión de la salida S es de 4.3V.
- [D] La corriente que circula por la resistencia se divide en partes iguales por los dos diodos.



8. El circuito que se muestra pretende monitorizar la salida de una puerta inversora. Escoja el valor más adecuado para la resistencia R, de entre los disponibles. Tenga en cuenta que el LED requiere una corriente mínima de 10 mA para una buena visibilidad.

Datos inversor: V<sub>OLmáx</sub> = 0.4V; I<sub>OLmáx</sub> = 16mA

- [A] 120Ω
- [B] 270Ω
- [C] 510Ω
- [D] 680 Ω



9. El circuito de la figura es un inversor lógico. ¿Cuál es el valor mínimo de la ganancia de corriente ( $\beta_{MIN}$ ) para que se alcance la saturación del transistor para V1 = 2.7V?

- [A]  $\beta_{MIN} = 101$
- Datos:
- [B]  $\beta_{MIN} = 125$
- R1 = 100k
- [C]  $\beta_{MIN} = 120$

$$R2 = 2k$$
$$V_{cc} = 5V$$

[D] 
$$\beta_{MIN} = 92$$

$$V_{BEON} = 0.7V$$
;  $V_{CESAT} = 0.2V$ 



- 10. De entre las siguientes afirmaciones acerca del transistor bipolar, señale la respuesta VERDADERA:
- [A] El comportamiento del transistor como amplificador (I<sub>C</sub>= βI<sub>B</sub>) se produce cuando el transistor está saturado.
- [B] En el corte, la tensión  $V_{CE}$  es mínima y dependiente de  $V_{BE}$ .
- [C] En aplicaciones digitales, el transistor actúa entre el corte y activa directa.
- [D] En la región activa directa, el consumo de potencia  $P = V_{CE} \times I_{C}$ , es mayor que en las demás regiones de funcionamiento

Apellidos: Nombre:

#### **PROBLEMA 1 (4 PTOS)**

El circuito de la figura es un inversor NMOS y la gráfica adjunta muestra las curvas características del MOSFET. Se pide:

**Nota:** En zona óhmica utilice la expresión aproximada  $R_{ON} \approx 1/(2K(V_{GS} - V_T))$ , y en saturación  $I_{DS} = K(V_{GS} - V_T)^2$ 





[A] (10%) A partir de la gráfica adjunta, obtenga el valor de la transconductancia K del MOSFET, en mA/V<sup>2</sup>.

 $K = (mA/V^2)$ 

[B] (25%)Calcule analíticamente el punto de trabajo Q (V<sub>GS</sub>, V<sub>DS</sub>, I<sub>DS</sub>) cuando la entrada es Vi=3V. Justifique la respuesta y compruebe la zona de trabajo. (Sugerencia: suponga inicialmente que se encuentra en saturación).

 $V_{GS} = (V) V_{DS} = (V) I_{DS} = (mA)$ 

[C] (25%) Calcule analíticamente el punto de trabajo Q ( $V_{GS}$ ,  $V_{DS}$ ,  $I_{DS}$ ) y el valor lógico de salida  $V_o$  con una entrada a "1" ( $V_i$  = 5V). Justifique la respuesta y compruebe la zona de trabajo. (Sugerencia: suponga inicialmente que está en zona óhmica y calcule el valor de la  $R_{ON}$ )

 $R_{ON}$ = (kOhm)  $V_{GS}$ = (V)  $V_{DS}$ = (V)  $I_{DS}$ = (mA) Salida = " " ('1' ó '0')

[D] (20%) Dibuje sobre las curvas características, la recta de carga y marque los dos puntos de trabajo de los apartados anteriores. Justifique la respuesta, calculando los puntos de corte de la recta de carga sobre los ejes.

[E] (20%) Partiendo del diseño base del inversor, diseñe una puerta **NOR NMOS** de 2 entradas, incluyendo los circuitos de protección de las entradas, y rellene la tabla de verdad adjunta.

| Va | Vb | Zona M1<br>(Ohmica/Corte) | Zona M2<br>(Ohmica/Corte) | Salida<br>(Valor lógico) |
|----|----|---------------------------|---------------------------|--------------------------|
| 0  | 0  |                           |                           |                          |
| 0  | 1  |                           |                           |                          |
| 1  | 0  |                           |                           |                          |
| 1  | 1  |                           |                           |                          |



# A



## DNI

| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
|---|---|---|---|---|---|---|---|
| 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 2 | 2 | 2 | 2 | 2 | 2 | 2 | 2 |
| 3 | 3 | 3 | 3 | 3 | 3 | 3 | 3 |
| 4 | 4 | 4 | 4 | 4 | 4 | 4 | 4 |
| 5 | 5 | 5 | 5 | 5 | 5 | 5 | 5 |
| 6 | 6 | 6 | 6 | 6 | 6 | 6 | 6 |
| 7 | 7 | 7 | 7 | 7 | 7 | 7 | 7 |
| 8 | 8 | 8 | 8 | 8 | 8 | 8 | 8 |
| 9 | 9 | 9 | 9 | 9 | 9 | 9 | 9 |
|   |   |   |   |   |   |   |   |

- a b c d
- a b c d 2 - - - -
- a b c d
- a b c d
- a b c d
- a b c d
- a b c d 8 - - - -
- a b c d
- a b c d
  10 - -

### ETSINF - Tco

Primer Examen parcial - 29/04/2013

Cognoms / Apellidos:....

Nom / Nombre:.....

Marque així / Marque asAixí NO marque / Así NO mar



Corregir amb Typex / Corregir con Typex